74HC573PW集成電路(IC)鎖存器規(guī)格書PDF中文資料
廠商型號 |
74HC573PW |
參數(shù)屬性 | 74HC573PW 封裝/外殼為20-TSSOP(0.173",4.40mm 寬);包裝為卷帶(TR)剪切帶(CT)Digi-Reel? 得捷定制卷帶;類別為集成電路(IC) > 鎖存器;產(chǎn)品描述:IC LATCH OCTAL D 3STATE 20TSSOP |
功能描述 | Octal D-type transparent latch; 3-state |
文件大小 |
279.1 Kbytes |
頁面數(shù)量 |
16 頁 |
生產(chǎn)廠商 | Nexperia B.V. All rights reserved |
企業(yè)簡稱 |
NEXPERIA【安世】 |
中文名稱 | 安世半導(dǎo)體(中國)有限公司官網(wǎng) |
原廠標(biāo)識 | |
數(shù)據(jù)手冊 | |
更新時(shí)間 | 2024-11-14 22:58:00 |
74HC573PW規(guī)格書詳情
1. General description
The 74HC573; 74HCT573 is an 8-bit D-type transparent latch with 3-state outputs. The device
features latch enable (LE) and output enable (OE) inputs. When LE is HIGH, data at the inputs
enter the latches. In this condition the latches are transparent, a latch output will change each time
its corresponding D-input changes. When LE is LOW the latches store the information that was
present at the inputs a set-up time preceding the HIGH-to-LOW transition of LE. A HIGH on OE
causes the outputs to assume a high-impedance OFF-state. Operation of the OE input does not
affect the state of the latches. Inputs include clamp diodes. This enables the use of current limiting
resistors to interface inputs to voltages in excess of VCC.
2. Features and benefits
? Wide supply voltage range from 2.0 to 6.0 V
? CMOS low power dissipation
? High noise immunity
? Input levels:
? For 74HC573: CMOS level
? For 74HCT573: TTL level
? Inputs and outputs on opposite sides of package allowing easy interface with microprocessors
? Useful as input or output port for microprocessors and microcomputers
? 3-state non-inverting outputs for bus-oriented applications
? Common 3-state output enable input
? Latch-up performance exceeds 100 mA per JESD 78 Class II Level B
? Complies with JEDEC standards:
? JESD8C (2.7 V to 3.6 V)
? JESD7A (2.0 V to 6.0 V)
? ESD protection:
? ? HBM JESD22-A114F exceeds 2000 V
? MM JESD22-A115-A exceeds 200 V
? Multiple package options
? Specified from -40 °C to +85 °C and from -40 °C to +125 °C
74HC573PW屬于集成電路(IC) > 鎖存器。安世半導(dǎo)體(中國)有限公司制造生產(chǎn)的74HC573PW鎖存器鎖存器是類似于觸發(fā)器的基本數(shù)字存儲(chǔ)設(shè)備,但是不同之處在于,在鎖存使能(或類似命名)信號處于有效邏輯狀態(tài)的任何時(shí)間,保持的邏輯狀態(tài)都可以改變?!巴该鳌辨i存器還允許設(shè)備輸出在鎖存使能信號有效時(shí)反映輸入的當(dāng)前狀態(tài),而相反的是,狀態(tài)僅在保持狀態(tài)已固定時(shí)改變。
產(chǎn)品屬性
更多- 產(chǎn)品編號:
74HC573PW,118
- 制造商:
Nexperia USA Inc.
- 類別:
集成電路(IC) > 鎖存器
- 系列:
74HC
- 包裝:
卷帶(TR)剪切帶(CT)Digi-Reel? 得捷定制卷帶
- 邏輯類型:
D 型透明鎖存器
- 電路:
8:8
- 輸出類型:
三態(tài)
- 電壓 - 供電:
2V ~ 6V
- 延遲時(shí)間 - 傳播:
14ns
- 電流 - 輸出高、低:
7.8mA,7.8mA
- 工作溫度:
-40°C ~ 125°C
- 安裝類型:
表面貼裝型
- 封裝/外殼:
20-TSSOP(0.173",4.40mm 寬)
- 供應(yīng)商器件封裝:
20-TSSOP
- 描述:
IC LATCH OCTAL D 3STATE 20TSSOP
供應(yīng)商 | 型號 | 品牌 | 批號 | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
NXP |
2016+ |
TSSOP20 |
6600 |
只做原裝,假一罰十,公司可開17%增值稅發(fā)票! |
詢價(jià) | ||
NXP |
2020+ |
TSSOP20 |
80000 |
只做自己庫存,全新原裝進(jìn)口正品假一賠百,可開13%增 |
詢價(jià) | ||
NXP |
三年內(nèi) |
TSSOP |
1983 |
納立只做原裝正品13590203865 |
詢價(jià) | ||
NXP |
24+ |
標(biāo)準(zhǔn) |
35758 |
熱賣原裝進(jìn)口 |
詢價(jià) | ||
NXP/恩智浦 |
22+ |
TSSOP20 |
8550 |
只做原裝正品假一賠十!正規(guī)渠道訂貨! |
詢價(jià) | ||
NEXPERIA |
22+ |
50000 |
原廠原裝,價(jià)格優(yōu)勢!13246658303 |
詢價(jià) | |||
NXP |
23+ |
TSSOP20 |
130 |
只做原裝現(xiàn)貨 假一賠萬 |
詢價(jià) | ||
原品牌 |
21+ |
TSSOP-20 |
12800 |
公司只做原裝,誠信經(jīng)營 |
詢價(jià) | ||
NXP(恩智浦) |
23+ |
9865 |
原裝正品,假一賠十 |
詢價(jià) | |||
NXP/恩智浦 |
20+ |
TSSOP20 |
25000 |
原裝正品 現(xiàn)貨 低價(jià)出貨 |
詢價(jià) |