首頁(yè)>74LVC2G32DP>規(guī)格書(shū)詳情
74LVC2G32DP集成電路(IC)的門(mén)反相器規(guī)格書(shū)PDF中文資料
廠商型號(hào) |
74LVC2G32DP |
參數(shù)屬性 | 74LVC2G32DP 封裝/外殼為8-TSSOP,8-MSOP(0.118",3.00mm 寬);包裝為卷帶(TR)剪切帶(CT)Digi-Reel? 得捷定制卷帶;類別為集成電路(IC)的門(mén)反相器;產(chǎn)品描述:IC GATE OR 2CH 2-INP 8TSSOP |
功能描述 | Dual 2-input OR gate |
絲印標(biāo)識(shí) | V32 |
封裝外殼 | SOT505-2 / 8-TSSOP,8-MSOP(0.118",3.00mm 寬) |
文件大小 |
287.18 Kbytes |
頁(yè)面數(shù)量 |
18 頁(yè) |
生產(chǎn)廠商 | Nexperia B.V. All rights reserved |
企業(yè)簡(jiǎn)稱 |
NEXPERIA【安世】 |
中文名稱 | 安世半導(dǎo)體(中國(guó))有限公司官網(wǎng) |
原廠標(biāo)識(shí) | |
數(shù)據(jù)手冊(cè) | |
更新時(shí)間 | 2025-1-10 19:00:00 |
74LVC2G32DP規(guī)格書(shū)詳情
1. General description
The 74LVC2G32 is a dual 2-input OR gate. Inputs can be driven from either 3.3 V or 5 V devices.
This feature allows the use of these devices as translators in mixed 3.3 V and 5 V environments.
Schmitt-trigger action at all inputs makes the circuit tolerant of slower input rise and fall times.
This device is fully specified for partial power down applications using IOFF. The IOFF circuitry
disables the output, preventing the potentially damaging backflow current through the device when
it is powered down.
2. Features and benefits
? Wide supply voltage range from 1.65 V to 5.5 V
? Overvoltage tolerant inputs to 5.5 V
? High noise immunity
? CMOS low power dissipation
? 5 V tolerant outputs in the Power-down mode
? ±24 mA output drive (VCC = 3.0 V)
? Latch-up performance exceeds 250 mA
? Direct interface with TTL levels
? IOFF circuitry provides partial Power-down mode operation
? Complies with JEDEC standard:
? JESD8-7 (1.65 V to 1.95 V)
? JESD8-5 (2.3 V to 2.7 V)
? JESD8C (2.7 V to 3.6 V)
? JESD36 (4.5 V to 5.5 V)
? ESD protection:
? HBM JESD22-A114F exceeds 2000 V
? MM JESD22-A115-A exceeds 200 V
? Multiple package options
? Specified from -40 °C to +85 °C and -40 °C to +125 °C
產(chǎn)品屬性
- 產(chǎn)品編號(hào):
74LVC2G32DP-Q100H
- 制造商:
Nexperia USA Inc.
- 類別:
集成電路(IC) > 門(mén)和反相器
- 系列:
Automotive, AEC-Q100, 74LVC
- 包裝:
卷帶(TR)剪切帶(CT)Digi-Reel? 得捷定制卷帶
- 邏輯類型:
或門(mén)
- 輸入數(shù):
2
- 電壓 - 供電:
1.65V ~ 5.5V
- 電流 - 輸出高、低:
32mA,32mA
- 邏輯電平 - 低:
0.7V ~ 0.8V
- 邏輯電平 - 高:
1.7V ~ 2V
- 不同 V、最大 CL 時(shí)最大傳播延遲:
3.2ns @ 5V,50pF
- 工作溫度:
-40°C ~ 125°C
- 安裝類型:
表面貼裝型
- 供應(yīng)商器件封裝:
8-TSSOP
- 封裝/外殼:
8-TSSOP,8-MSOP(0.118",3.00mm 寬)
- 描述:
IC GATE OR 2CH 2-INP 8TSSOP
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫(kù)存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
NXP |
23+ |
MSOP8 |
20000 |
原廠原裝正品現(xiàn)貨 |
詢價(jià) | ||
NXP/恩智浦 |
2223+ |
TSSOP |
26800 |
只做原裝正品假一賠十為客戶做到零風(fēng)險(xiǎn) |
詢價(jià) | ||
NXP(恩智浦) |
23+ |
標(biāo)準(zhǔn)封裝 |
6000 |
正規(guī)渠道,只有原裝! |
詢價(jià) | ||
PHILIPS |
TSSOP8 |
68500 |
一級(jí)代理 原裝正品假一罰十價(jià)格優(yōu)勢(shì)長(zhǎng)期供貨 |
詢價(jià) | |||
NXP(恩智浦) |
23+ |
9865 |
原裝正品,假一賠十 |
詢價(jià) | |||
PHILIPS/飛利浦 |
06PB |
SSOP-8 |
5 |
詢價(jià) | |||
NXP |
21+ |
TSSOP8 |
2712 |
原裝現(xiàn)貨假一賠十 |
詢價(jià) | ||
NXP(恩智浦) |
23+ |
NA |
20094 |
正納10年以上分銷經(jīng)驗(yàn)原裝進(jìn)口正品做服務(wù)做口碑有支持 |
詢價(jià) | ||
NXP |
2339+ |
N/A |
25843 |
公司原廠原裝現(xiàn)貨假一罰十!特價(jià)出售!強(qiáng)勢(shì)庫(kù)存! |
詢價(jià) | ||
PHILIPS/飛利浦 |
24+ |
MSOP8 |
860000 |
明嘉萊只做原裝正品現(xiàn)貨 |
詢價(jià) |