首頁(yè)>CY7C1485V25-167BZXI>規(guī)格書(shū)詳情

CY7C1485V25-167BZXI中文資料賽普拉斯數(shù)據(jù)手冊(cè)PDF規(guī)格書(shū)

CY7C1485V25-167BZXI
廠商型號(hào)

CY7C1485V25-167BZXI

功能描述

72-Mbit (2M x 36/4M x 18) Pipelined DCD Sync SRAM

文件大小

1.15222 Mbytes

頁(yè)面數(shù)量

26 頁(yè)

生產(chǎn)廠商 CypressSemiconductor
企業(yè)簡(jiǎn)稱

Cypress賽普拉斯

中文名稱

賽普拉斯半導(dǎo)體公司官網(wǎng)

原廠標(biāo)識(shí)
數(shù)據(jù)手冊(cè)

下載地址一下載地址二到原廠下載

更新時(shí)間

2025-1-16 23:00:00

CY7C1485V25-167BZXI規(guī)格書(shū)詳情

72-Mbit (2M x 36/4M x 18) Pipelined DCD Sync SRAM

Features

? Supports bus operation up to 250 MHz

? Available speed grades are 250, 200, and 167 MHz

? Registered inputs and outputs for pipelined operation

? Optimal for performance (double cycle deselect)

? Depth expansion without wait state

? 2.5V core power supply (VDD)

? 2.5V/1.8V IO supply (VDDQ)

? Fast clock-to-output times

— 3.0 ns (for 250-MHz device)

? Provide high performance 3-1-1-1 access rate

? User selectable burst counter supporting Intel?

Pentium? interleaved or linear burst sequences

? Separate processor and controller address strobes

? Synchronous self timed writes

? Asynchronous output enable

? CY7C1484V25, CY7C1485V25 available in JEDEC

standard Pb-free 100-pin TQFP, Pb-free and non-Pb-free

165-ball FBGA package

? IEEE 1149.1 JTAG-Compatible Boundary Scan

? “ZZ” Sleep Mode option

供應(yīng)商 型號(hào) 品牌 批號(hào) 封裝 庫(kù)存 備注 價(jià)格
CYPRESS/賽普拉斯
20+
DIP
2510
原裝現(xiàn)貨
詢價(jià)
CYPRESS/賽普拉斯
QQ咨詢
DIP
846
全新原裝 研究所指定供貨商
詢價(jià)
CYPRESS
20+
PDIP18
35830
原裝優(yōu)勢(shì)主營(yíng)型號(hào)-可開(kāi)原型號(hào)增稅票
詢價(jià)
CYPRESS
23+
NA
281
專做原裝正品,假一罰百!
詢價(jià)
2023+
QFN
80000
一級(jí)代理/分銷(xiāo)渠道價(jià)格優(yōu)勢(shì) 十年芯程一路只做原裝正品
詢價(jià)
CYPRESS
23+
DIP
9526
詢價(jià)
CY
NA
68900
原包原標(biāo)簽100%進(jìn)口原裝常備現(xiàn)貨!
詢價(jià)
CYPRESS
22+
DIP18
8000
原裝正品支持實(shí)單
詢價(jià)
CYPRESS
24+
DIP18
1580
詢價(jià)
CYPRESS/賽普拉斯
22+
DIP
12245
現(xiàn)貨,原廠原裝假一罰十!
詢價(jià)