首頁(yè)>IDT72T72115L4-4BBGI>規(guī)格書(shū)詳情

IDT72T72115L4-4BBGI中文資料瑞薩數(shù)據(jù)手冊(cè)PDF規(guī)格書(shū)

IDT72T72115L4-4BBGI
廠商型號(hào)

IDT72T72115L4-4BBGI

功能描述

2.5 VOLT HIGH-SPEED TeraSyncTM FIFO 72-BIT CONFIGURATIONS

文件大小

560.06 Kbytes

頁(yè)面數(shù)量

55 頁(yè)

生產(chǎn)廠商 Renesas Technology Corp
企業(yè)簡(jiǎn)稱

RENESAS瑞薩

中文名稱

瑞薩科技有限公司官網(wǎng)

原廠標(biāo)識(shí)
數(shù)據(jù)手冊(cè)

下載地址一下載地址二到原廠下載

更新時(shí)間

2024-11-20 16:53:00

IDT72T72115L4-4BBGI規(guī)格書(shū)詳情

FEATURES:

? Choose among the following memory organizations:

IDT72T7285 ? 16,384 x 72

IDT72T7295 ? 32,768 x 72

IDT72T72105 ? 65,536 x 72

IDT72T72115 ? 131,072 x 72

? Up to 225 MHz Operation of Clocks

? User selectable HSTL/LVTTL Input and/or Output

? Read Enable & Read Clock Echo outputs aid high speed operation

? User selectable Asynchronous read and/or write port timing

? 2.5V LVTTL or 1.8V, 1.5V HSTL Port Selectable Input/Ouput voltage

? 3.3V Input tolerant

? Mark & Retransmit, resets read pointer to user marked position

? Write Chip Select (WCS) input disables Write Port HSTL inputs

? Read Chip Select (RCS) synchronous to RCLK

? Programmable Almost-Empty and Almost-Full flags, each flag can

default to one of eight preselected offsets

? Program programmable flags by either serial or parallel means

? Selectable synchronous/asynchronous timing modes for Almost-

Empty and Almost-Full flags

? Separate SCLK input for Serial programming of flag offsets

? User selectable input and output port bus-sizing

供應(yīng)商 型號(hào) 品牌 批號(hào) 封裝 庫(kù)存 備注 價(jià)格
IDT
23+
324BGA
9526
詢價(jià)
IDT
23+
NA
19960
只做進(jìn)口原裝,終端工廠免費(fèi)送樣
詢價(jià)
IDT
22+
324PBGA
9000
原廠渠道,現(xiàn)貨配單
詢價(jià)
IDT
21+
324PBGA
13880
公司只售原裝,支持實(shí)單
詢價(jià)
IDT
22+
32350
原裝正品 假一罰十 公司現(xiàn)貨
詢價(jià)
IDT
23+
43
全新原裝正品現(xiàn)貨,支持訂貨
詢價(jià)
IDT
24+
原廠原裝
16000
原裝優(yōu)勢(shì)絕對(duì)有貨
詢價(jià)
IDT
23+
324PBGA
9000
原裝正品,支持實(shí)單
詢價(jià)