首頁>K4H560438D-TCA2>規(guī)格書詳情
K4H560438D-TCA2中文資料三星數(shù)據(jù)手冊(cè)PDF規(guī)格書
相關(guān)芯片規(guī)格書
更多K4H560438D-TCA2規(guī)格書詳情
Features
? Double-data-rate architecture; two data transfers per clock cycle
? Bidirectional data strobe(DQS)
? Four banks operation
? Differential clock inputs(CK and CK)
? DLL aligns DQ and DQS transition with CK transition
? MRS cycle with address key programs
-. Read latency 2, 2.5 (clock)
-. Burst length (2, 4, 8)
-. Burst type (sequential & interleave)
? All inputs except data & DM are sampled at the positive going edge of the system clock(CK)
? Data I/O transactions on both edges of data strobe
? Edge aligned data output, center aligned data input
? LDM,UDM/DM for write masking only
? Auto & Self refresh
? 15.6us refresh interval(4K/64ms refresh)
? Maximum burst refresh cycle : 8
? 66pin TSOP II package
產(chǎn)品屬性
- 型號(hào):
K4H560438D-TCA2
- 制造商:
Samsung Semiconductor
- 功能描述:
DRAM Chip DDR SDRAM 256M-Bit 64Mx4 2.5V 60-Pin FBGA Tray
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
SAMSUNG/三星 |
23+ |
NA/ |
383 |
優(yōu)勢代理渠道,原裝正品,可全系列訂貨開增值稅票 |
詢價(jià) | ||
SAMSUNG |
2020+ |
TSOP |
80000 |
只做自己庫存,全新原裝進(jìn)口正品假一賠百,可開13%增 |
詢價(jià) | ||
SAMSUNG |
23+ |
TSSOP |
20000 |
原廠原裝正品現(xiàn)貨 |
詢價(jià) | ||
SAMSUNG |
21+ |
TSOP |
35200 |
一級(jí)代理/放心采購 |
詢價(jià) | ||
SAMSUNG |
2023+ |
TSOP |
4365 |
全新原廠原裝產(chǎn)品、公司現(xiàn)貨銷售 |
詢價(jià) | ||
SAMSUNG/三星 |
22+ |
TSSOP |
50000 |
只做原裝正品,假一罰十,歡迎咨詢 |
詢價(jià) | ||
SAMSUNG |
9316+ |
SOP |
45 |
一級(jí)代理,專注軍工、汽車、醫(yī)療、工業(yè)、新能源、電力 |
詢價(jià) | ||
SAMSUNG/三星 |
QQ咨詢 |
SOP |
868 |
全新原裝 研究所指定供貨商 |
詢價(jià) | ||
三星 |
21+ |
TSSOP |
12588 |
原裝正品,自己庫存 假一罰十 |
詢價(jià) | ||
SAMSUNG/三星 |
23+ |
TSSOP |
5000 |
一級(jí)代理原廠VIP渠道,專注軍工、汽車、醫(yī)療、工業(yè)、 |
詢價(jià) |