首頁>UPD48288218AFF-E33-DW1>規(guī)格書詳情
UPD48288218AFF-E33-DW1中文資料瑞薩數據手冊PDF規(guī)格書
相關芯片規(guī)格書
更多- UPD48288218AF1-E18-DW1-A
- UPD48288209AF1-E24-DW1-A
- UPD48288218AF1-E24-DW1-A
- UPD48288209AF1
- UPD48288209-A
- UPD48288209A
- UPD48288209AFF-E18-DW1
- UPD48288209AFF-E18-DW1-A
- UPD48288209AFF-E24-DW1
- UPD48288209AFF-E24-DW1-A
- UPD48288209AFF-E25-DW1
- UPD48288209AFF-E25-DW1-A
- UPD48288209AFF-E33-DW1
- UPD48288209AFF-E33-DW1-A
- UPD48288209FF-E33-DW1-A
- UPD48288209FF-EF25-DW1-A
- UPD48288209FF-EF33-DW1-A
- UPD48288218-A
UPD48288218AFF-E33-DW1規(guī)格書詳情
Features
? SRAM-type interface
? Double-data-rate architecture
? PLL circuitry
? Cycle time: 1.875 ns @ tRC = 15 ns
2.5 ns @ tRC = 15 ns
2.5 ns @ tRC = 20 ns
3.3 ns @ tRC = 20 ns
? Non-multiplexed addresses
? Multiplexing option is available.
? Data mask for WRITE commands
? Differential input clocks (CK and CK#)
? Differential input data clocks (DK and DK#)
? Data valid signal (QVLD)
? Programmable burst length: 2 / 4 / 8 (x9 / x18 / x36)
? User programmable impedance output (25 Ω - 60 Ω)
? JTAG boundary scan
供應商 | 型號 | 品牌 | 批號 | 封裝 | 庫存 | 備注 | 價格 |
---|---|---|---|---|---|---|---|
REBESAS |
21+ |
BGA |
6000 |
原裝正品 |
詢價 | ||
Renesa |
21+ |
25000 |
原廠原包 深圳現貨 主打品牌 假一賠百 可開票! |
詢價 | |||
RENESAS |
2020+ |
BGA |
80000 |
只做自己庫存,全新原裝進口正品假一賠百,可開13%增 |
詢價 | ||
NEC |
22+ |
BGA |
50000 |
只做原裝正品,假一罰十,歡迎咨詢 |
詢價 | ||
NEC |
23+ |
BGA |
11200 |
原廠授權一級代理、全球訂貨優(yōu)勢渠道、可提供一站式BO |
詢價 | ||
REBESAS |
22+ |
BGA |
9609 |
只有原裝 低價 實單必成 |
詢價 | ||
REBESAS |
15+ |
BGA |
164 |
一級代理,專注軍工、汽車、醫(yī)療、工業(yè)、新能源、電力 |
詢價 | ||
REBESAS |
2023+ |
BGA |
8800 |
正品渠道現貨 終端可提供BOM表配單。 |
詢價 | ||
NEC |
21+ |
BGA |
9866 |
詢價 | |||
REBESAS |
21+ |
BGA |
2663 |
原裝現貨假一賠十 |
詢價 |