首頁(yè)>74AUP1G175GW>規(guī)格書(shū)詳情

74AUP1G175GW集成電路(IC)觸發(fā)器規(guī)格書(shū)PDF中文資料

74AUP1G175GW
廠商型號(hào)

74AUP1G175GW

參數(shù)屬性

74AUP1G175GW 封裝/外殼為6-TSSOP,SC-88,SOT-363;包裝為卷帶(TR)剪切帶(CT)Digi-Reel? 得捷定制卷帶;類(lèi)別為集成電路(IC) > 觸發(fā)器;產(chǎn)品描述:IC FF D-TYPE SNGL 1BIT 6TSSOP

功能描述

復(fù)位
Low-power D-type flip-flop with reset; positive-edge trigger
IC FF D-TYPE SNGL 1BIT 6TSSOP

文件大小

296.09 Kbytes

頁(yè)面數(shù)量

21 頁(yè)

生產(chǎn)廠商 Nexperia B.V. All rights reserved
企業(yè)簡(jiǎn)稱(chēng)

NEXPERIA安世

中文名稱(chēng)

安世半導(dǎo)體(中國(guó))有限公司官網(wǎng)

原廠標(biāo)識(shí)
數(shù)據(jù)手冊(cè)

原廠下載下載地址一下載地址二到原廠下載

更新時(shí)間

2024-11-7 9:30:00

74AUP1G175GW規(guī)格書(shū)詳情

1. General description

The 74AUP1G175 is a single positive edge triggered D-type flip-flop with individual data (D), clock

(CP), master reset (MR) inputs, and Q output. The D-input that meets the set-up and hold time

requirements on the LOW-to-HIGH clock transition will be stored in the flip-flop and appear at the

Q output. A LOW on MR causes the flip-flop and output to be reset to LOW. Schmitt-trigger action

at all inputs makes the circuit tolerant of slower input rise and fall times. This device ensures very

low static and dynamic power consumption across the entire VCC range from 0.8 V to 3.6 V. This

device is fully specified for partial power down applications using IOFF. The IOFF circuitry disables

the output, preventing the potentially damaging backflow current through the device when it is

powered down.

2. Features and benefits

? Wide supply voltage range from 0.8 V to 3.6 V

? High noise immunity

? CMOS low power dissipation

? Complies with JEDEC standards:

? JESD8-12 (0.8 V to 1.3 V)

? JESD8-11 (0.9 V to 1.65 V)

? JESD8-7 (1.2 V to 1.95 V)

? JESD8-5 (1.8 V to 2.7 V)

? JESD8C (2.7 V to 3.6 V)

? ESD protection:

? HBM JESD22-A114F Class 3A exceeds 5000 V

? MM JESD22-A115-A exceeds 200 V

? CDM JESD22-C101E exceeds 1000 V

? Low static power consumption; ICC = 0.9 μA (maximum)

? Latch-up performance exceeds 100 mA per JESD 78 Class II

? Overvoltage tolerant inputs to 3.6 V

? Low noise overshoot and undershoot < 10 of VCC

? IOFF circuitry provides partial Power-down mode operation

? Multiple package options

? Specified from -40 °C to +85 °C and -40 °C to +125 °C

74AUP1G175GW屬于集成電路(IC) > 觸發(fā)器。安世半導(dǎo)體(中國(guó))有限公司制造生產(chǎn)的74AUP1G175GW觸發(fā)器觸發(fā)器是能夠存儲(chǔ)單個(gè)邏輯狀態(tài)或信息“位”的基本數(shù)字存儲(chǔ)器件。這些器件至少有兩個(gè)輸入;一個(gè)或多個(gè)用于傳遞要存儲(chǔ)的數(shù)據(jù),另一個(gè)用于指示存儲(chǔ)該數(shù)據(jù)的時(shí)間點(diǎn)。不同的觸發(fā)器類(lèi)型,例如 D(延遲)、SR(置位復(fù)位)和 JK,對(duì)提供給其輸入的信號(hào)有不同的響應(yīng),可用于實(shí)現(xiàn)不同的邏輯功能。這些器件與鎖存器的不同之處在于它們是邊緣敏感器件,其保持的邏輯狀態(tài)僅在接收到有效時(shí)鐘信號(hào)時(shí)才會(huì)改變。

產(chǎn)品屬性

更多
  • 產(chǎn)品編號(hào):

    74AUP1G175GW-Q100H

  • 制造商:

    Nexperia USA Inc.

  • 類(lèi)別:

    集成電路(IC) > 觸發(fā)器

  • 系列:

    Automotive, AEC-Q100, 74AUP

  • 包裝:

    卷帶(TR)剪切帶(CT)Digi-Reel? 得捷定制卷帶

  • 功能:

    復(fù)位

  • 類(lèi)型:

    D 型

  • 輸出類(lèi)型:

    非反相

  • 不同 V、最大 CL 時(shí)最大傳播延遲:

    5.7ns @ 3.3V,30pF

  • 觸發(fā)器類(lèi)型:

    正邊沿

  • 電流 - 輸出高、低:

    4mA,4mA

  • 電壓 - 供電:

    0.8V ~ 3.6V

  • 工作溫度:

    -40°C ~ 125°C(TA)

  • 安裝類(lèi)型:

    表面貼裝型

  • 供應(yīng)商器件封裝:

    6-TSSOP

  • 封裝/外殼:

    6-TSSOP,SC-88,SOT-363

  • 描述:

    IC FF D-TYPE SNGL 1BIT 6TSSOP

供應(yīng)商 型號(hào) 品牌 批號(hào) 封裝 庫(kù)存 備注 價(jià)格
NXP(恩智浦)
23+
N/A
12000
一級(jí)代理,專(zhuān)注軍工、汽車(chē)、醫(yī)療、工業(yè)、新能源、電力
詢(xún)價(jià)
NXP
21+
5TSSOP SC705 SOT353
13880
公司只售原裝,支持實(shí)單
詢(xún)價(jià)
PhilipsSemiconducto
22+
NA
30000
100%全新原裝 假一賠十
詢(xún)價(jià)
NEXPERIA
22+
SMD
518000
明嘉萊只做原裝正品現(xiàn)貨
詢(xún)價(jià)
NEXPERIA/安世
21+
NA
3000
只做原裝,假一罰十
詢(xún)價(jià)
NXP
23+
進(jìn)口原裝
8811
全新原裝熱賣(mài)/假一罰十!更多數(shù)量可訂貨
詢(xún)價(jià)
Nexperia/安世
23+
SOT-363
41316
正規(guī)渠道,免費(fèi)送樣。支持賬期,BOM一站式配齊
詢(xún)價(jià)
NXP(恩智浦)
23+
N/A
6000
原裝正品 支持實(shí)單
詢(xún)價(jià)
NXP(恩智浦)
2021/2022+
N/A
6000
原廠原裝現(xiàn)貨訂貨價(jià)格優(yōu)勢(shì)終端BOM表可配單提供樣品
詢(xún)價(jià)
Nexperia/安世
23+
SOT-363
30524
原裝正品,現(xiàn)貨庫(kù)存,1小時(shí)內(nèi)發(fā)貨
詢(xún)價(jià)