首頁>K4H280438B-TLA0>規(guī)格書詳情
K4H280438B-TLA0中文資料三星數(shù)據(jù)手冊(cè)PDF規(guī)格書
相關(guān)芯片規(guī)格書
更多K4H280438B-TLA0規(guī)格書詳情
Features
? Double-data-rate architecture; two data transfers per clock cycle
? Bidirectional data strobe(DQS)
? Four banks operation
? Differential clock inputs(CK and CK)
? DLL aligns DQ and DQS transition with CK transition
? MRS cycle with address key programs
-. Read latency 2, 2.5 (clock)
-. Burst length (2, 4, 8)
-. Burst type (sequential & interleave)
? All inputs except data & DM are sampled at the positive going edge of the system clock(CK)
? Data I/O transactions on both edges of data strobe
? Edge aligned data output, center aligned data input
? LDM,UDM/DM for write masking only
? Auto & Self refresh
? 15.6us refresh interval(4K/64ms refresh)
? Maximum burst refresh cycle : 8
? 66pin TSOP II package
產(chǎn)品屬性
- 型號(hào):
K4H280438B-TLA0
- 制造商:
SAMSUNG
- 制造商全稱:
Samsung semiconductor
- 功能描述:
128Mb DDR SDRAM
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
SAMSUNG |
21+ |
TSOP |
35200 |
一級(jí)代理/放心采購 |
詢價(jià) | ||
SAMSUNG |
22+ |
SOP |
8000 |
原裝正品支持實(shí)單 |
詢價(jià) | ||
SAMSUNG |
23+ |
DIP14 |
5000 |
原裝正品,假一罰十 |
詢價(jià) | ||
SAMSUNG/三星 |
23+ |
TSOP |
5000 |
一級(jí)代理原廠VIP渠道,專注軍工、汽車、醫(yī)療、工業(yè)、 |
詢價(jià) | ||
SAMSUNG |
24+ |
SOP |
19 |
詢價(jià) | |||
SAMSUNG/三星 |
24+ |
SOP |
25500 |
授權(quán)代理直銷,原廠原裝現(xiàn)貨,假一罰十,特價(jià)銷售 |
詢價(jià) | ||
SAMSUNG/三星 |
22+ |
SOP |
9600 |
原裝現(xiàn)貨,優(yōu)勢(shì)供應(yīng),支持實(shí)單! |
詢價(jià) | ||
SAMSUNG/三星 |
2021+ |
SOP |
100500 |
一級(jí)代理專營品牌!原裝正品,優(yōu)勢(shì)現(xiàn)貨,長(zhǎng)期排單到貨 |
詢價(jià) | ||
SAMSUNG |
22+ |
SOP |
2789 |
原裝優(yōu)勢(shì)!絕對(duì)公司現(xiàn)貨! |
詢價(jià) | ||
SAMSUNG |
23+ |
SOP |
8890 |
價(jià)格優(yōu)勢(shì)/原裝現(xiàn)貨/客戶至上/歡迎廣大客戶來電查詢 |
詢價(jià) |