首頁>K4H283238C-TLA2>規(guī)格書詳情
K4H283238C-TLA2中文資料三星數(shù)據(jù)手冊PDF規(guī)格書
相關(guān)芯片規(guī)格書
更多K4H283238C-TLA2規(guī)格書詳情
Features
? Double-data-rate architecture; two data transfers per clock cycle
? Bidirectional data strobe(DQS)
? Four banks operation
? Differential clock inputs(CK and CK)
? DLL aligns DQ and DQS transition with CK transition
? MRS cycle with address key programs
-. Read latency 2, 2.5 (clock)
-. Burst length (2, 4, 8)
-. Burst type (sequential & interleave)
? All inputs except data & DM are sampled at the positive going edge of the system clock(CK)
? Data I/O transactions on both edges of data strobe
? Edge aligned data output, center aligned data input
? LDM,UDM/DM for write masking only
? Auto & Self refresh
? 15.6us refresh interval(4K/64ms refresh)
? Maximum burst refresh cycle : 8
? 66pin TSOP II package
產(chǎn)品屬性
- 型號:
K4H283238C-TLA2
- 制造商:
SAMSUNG
- 制造商全稱:
Samsung semiconductor
- 功能描述:
128Mb DDR SDRAM
供應(yīng)商 | 型號 | 品牌 | 批號 | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
ADI/亞德諾 |
23+ |
TSSOP16 |
69820 |
終端可以免費(fèi)供樣,支持BOM配單! |
詢價(jià) | ||
1023+ |
TSOP |
8 |
一級代理,專注軍工、汽車、醫(yī)療、工業(yè)、新能源、電力 |
詢價(jià) | |||
SAMSUNG |
24+ |
FBGA |
35200 |
一級代理/放心采購 |
詢價(jià) | ||
SAMSUNG |
2023+ |
TSOP |
5378 |
全新原廠原裝產(chǎn)品、公司現(xiàn)貨銷售 |
詢價(jià) | ||
SAMSUNG |
22+ |
BGA |
8000 |
原裝正品支持實(shí)單 |
詢價(jià) | ||
SAMSUNG |
24+ |
TSOP |
6980 |
原裝現(xiàn)貨,可開13%稅票 |
詢價(jià) | ||
SAM |
1535+ |
466 |
詢價(jià) | ||||
2022+ |
TSOP |
2809 |
原廠代理 終端免費(fèi)提供樣品 |
詢價(jià) | |||
SAMSUNG |
1923+ |
TSOP |
9865 |
原裝進(jìn)口現(xiàn)貨庫存專業(yè)工廠研究所配單供貨 |
詢價(jià) | ||
Samsung |
2022+ |
30 |
全新原裝 貨期兩周 |
詢價(jià) |