首頁(yè)>K4H640438C-TCA0>規(guī)格書詳情
K4H640438C-TCA0中文資料三星數(shù)據(jù)手冊(cè)PDF規(guī)格書
相關(guān)芯片規(guī)格書
更多K4H640438C-TCA0規(guī)格書詳情
Features
? Double-data-rate architecture; two data transfers per clock cycle
? Bidirectional data strobe(DQS)
? Four banks operation
? Differential clock inputs(CK and CK)
? DLL aligns DQ and DQS transition with CK transition
? MRS cycle with address key programs
-. Read latency 2, 2.5 (clock)
-. Burst length (2, 4, 8)
-. Burst type (sequential & interleave)
? All inputs except data & DM are sampled at the positive going edge of the system clock(CK)
? Data I/O transactions on both edges of data strobe
? Edge aligned data output, center aligned data input
? LDM,UDM/DM for write masking only
? Auto & Self refresh
? 15.6us refresh interval(4K/64ms refresh)
? Maximum burst refresh cycle : 8
? 66pin TSOP II package
產(chǎn)品屬性
- 型號(hào):
K4H640438C-TCA0
- 制造商:
SAMSUNG
- 制造商全稱:
Samsung semiconductor
- 功能描述:
128Mb DDR SDRAM
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫(kù)存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
SAMSUNG |
18+ |
TSOP |
85600 |
保證進(jìn)口原裝可開17%增值稅發(fā)票 |
詢價(jià) | ||
SAMSUNG/三星 |
22+ |
TSOP |
8000 |
原裝正品支持實(shí)單 |
詢價(jià) | ||
SAMSUNG |
三年內(nèi) |
1983 |
只做原裝正品 |
詢價(jià) | |||
SANSUNG |
24+ |
60FBGA |
35200 |
一級(jí)代理/放心采購(gòu) |
詢價(jià) | ||
SAMSUNG/三星 |
2021+ |
BGA |
100500 |
一級(jí)代理專營(yíng)品牌!原裝正品,優(yōu)勢(shì)現(xiàn)貨,長(zhǎng)期排單到貨 |
詢價(jià) | ||
SAMSUNG/三星 |
TSOP |
68900 |
原包原標(biāo)簽100%進(jìn)口原裝常備現(xiàn)貨! |
詢價(jià) | |||
SAM |
22+ |
TSOP |
20000 |
保證原裝正品,假一陪十 |
詢價(jià) | ||
SAM |
1923+ |
TSOP |
8900 |
公司庫(kù)存原裝低價(jià)格歡迎實(shí)單議價(jià) |
詢價(jià) | ||
SAM |
21+ |
TSOP |
4000 |
只做原裝正品,不止網(wǎng)上數(shù)量,歡迎電話微信查詢! |
詢價(jià) | ||
SAM |
22+ |
TSOP |
45414 |
原裝正品現(xiàn)貨 |
詢價(jià) |