首頁(yè)>K4H511638M-TCB0>規(guī)格書詳情
K4H511638M-TCB0中文資料三星數(shù)據(jù)手冊(cè)PDF規(guī)格書
相關(guān)芯片規(guī)格書
更多K4H511638M-TCB0規(guī)格書詳情
Features
? Double-data-rate architecture; two data transfers per clock cycle
? Bidirectional data strobe(DQS)
? Four banks operation
? Differential clock inputs(CK and CK)
? DLL aligns DQ and DQS transition with CK transition
? MRS cycle with address key programs
-. Read latency 2, 2.5 (clock)
-. Burst length (2, 4, 8)
-. Burst type (sequential & interleave)
? All inputs except data & DM are sampled at the positive going edge of the system clock(CK)
? Data I/O transactions on both edges of data strobe
? Edge aligned data output, center aligned data input
? LDM,UDM/DM for write masking only
? Auto & Self refresh
? 15.6us refresh interval(4K/64ms refresh)
? Maximum burst refresh cycle : 8
? 66pin TSOP II package
產(chǎn)品屬性
- 型號(hào):
K4H511638M-TCB0
- 制造商:
SAMSUNG
- 制造商全稱:
Samsung semiconductor
- 功能描述:
128Mb DDR SDRAM
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫(kù)存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
SAMSUNG |
2020+ |
TSSOP |
80000 |
只做自己庫(kù)存,全新原裝進(jìn)口正品假一賠百,可開13%增 |
詢價(jià) | ||
SAMSUNG |
23+ |
TSOP |
20000 |
原廠原裝正品現(xiàn)貨 |
詢價(jià) | ||
SAMSUNG |
21+ |
TSOP |
35200 |
一級(jí)代理/放心采購(gòu) |
詢價(jià) | ||
SAMSUNG |
2023+ |
TSOP |
5378 |
全新原廠原裝產(chǎn)品、公司現(xiàn)貨銷售 |
詢價(jià) | ||
SAMSUNG |
0142+ |
TSSOP |
479 |
一級(jí)代理,專注軍工、汽車、醫(yī)療、工業(yè)、新能源、電力 |
詢價(jià) | ||
SAMSUNG |
22+ |
TSOP |
8000 |
原裝正品支持實(shí)單 |
詢價(jià) | ||
SAM |
23+ |
589610 |
新到現(xiàn)貨 原廠一手貨源 價(jià)格秒殺代理! |
詢價(jià) | |||
SAMSUNG |
2022 |
TSOP |
5280 |
原廠原裝正品,價(jià)格超越代理 |
詢價(jià) | ||
SAMSUNG/三星 |
23+ |
TSOP67 |
13000 |
原廠授權(quán)一級(jí)代理,專業(yè)海外優(yōu)勢(shì)訂貨,價(jià)格優(yōu)勢(shì)、品種 |
詢價(jià) | ||
HYNIX |
24+ |
90000 |
一級(jí)代理商進(jìn)口原裝現(xiàn)貨、價(jià)格合理 |
詢價(jià) |