首頁>M5M4V64S20ATP-10>規(guī)格書詳情

M5M4V64S20ATP-10中文資料三菱電機(jī)數(shù)據(jù)手冊(cè)PDF規(guī)格書

M5M4V64S20ATP-10
廠商型號(hào)

M5M4V64S20ATP-10

功能描述

64M (4-BANK x 4194304-WORD x 4-BIT) Synchronous DRAM

文件大小

1.09796 Mbytes

頁面數(shù)量

48

生產(chǎn)廠商 Mitsubishi Electric Semiconductor
企業(yè)簡(jiǎn)稱

Mitsubishi三菱電機(jī)

中文名稱

三菱電機(jī)株式會(huì)社官網(wǎng)

原廠標(biāo)識(shí)
數(shù)據(jù)手冊(cè)

下載地址一下載地址二到原廠下載

更新時(shí)間

2025-1-7 18:30:00

M5M4V64S20ATP-10規(guī)格書詳情

DESCRIPTION

The M5M4V64S20ATP is a 4-bank x 4194304-word x 4-bit Synchronous DRAM, with LVTTL interface. All inputs and outputs are referenced to the rising edge of CLK. The M5M4V64S20ATP achieves very high speed data rate up to 125MHz, and is suitable for main memory or graphic memory in computer systems.

FEATURES

- Single 3.3v±0.3v power supply

- Clock frequency 125MHz /100MHz

- Fully synchronous operation referenced to clock rising edge

- 4 bank operation controlled by BA0, BA1 (Bank Address)

- /CAS latency- 2/3 (programmable)

- Burst length- 1/2/4/8/Full Page (programmable)

- Burst type- sequential / interleave (programmable)

- Column access - random

- Burst Write / Single Write (programmable)

- Auto precharge / All bank precharge controlled by A10

- Auto refresh and Self refresh

- 4096 refresh cycles /64ms

- Column address A0-A9

- LVTTL Interface

- 400-mil, 54-pin Thin Small Outline Package (TSOP II) with 0.8mm lead pitch

供應(yīng)商 型號(hào) 品牌 批號(hào) 封裝 庫存 備注 價(jià)格
MIT
20+
TSOP54
2960
誠信交易大量庫存現(xiàn)貨
詢價(jià)
MIT
TSOP
68500
一級(jí)代理 原裝正品假一罰十價(jià)格優(yōu)勢(shì)長(zhǎng)期供貨
詢價(jià)
MIT
23+
NA
110
專做原裝正品,假一罰百!
詢價(jià)
MITSUBIS
22+
SOP
3000
原裝正品,支持實(shí)單
詢價(jià)
MIT
2020+
TSOP
4500
百分百原裝正品 真實(shí)公司現(xiàn)貨庫存 本公司只做原裝 可
詢價(jià)
MIT
23+
QFP
3200
全新原裝、誠信經(jīng)營、公司現(xiàn)貨銷售!
詢價(jià)
MIT
2402+
TSOP
8324
原裝正品!實(shí)單價(jià)優(yōu)!
詢價(jià)
MITSUBISHI
24+
TSSOP
247
本站現(xiàn)庫存
詢價(jià)
MIT
05+
TSOP2/OB
1000
全新原裝 絕對(duì)有貨
詢價(jià)
MITSUBISHI
23+
NA
25060
只做進(jìn)口原裝,終端工廠免費(fèi)送樣
詢價(jià)